Super FinSim 9.3.51 (高性能仿真器): Super-FinSim 仿真环境由一个附带OVI的Virology编译器,一个仿真构件和一个仿真内核组成。Verilog编译器用于(1)检查设计的句法和语意的正确性,(2)依据设计要求产生配置仿真内核所要求的代码和数据。(3)选择性的产生一个供其它应用程序处理的中间格式表达。仿真构件用于链接构成一个仿真器所需要的所有文件,例如,编译器的输出和仿真内核。主C链接器用于此目的。仿真内核是所有Veilog设计仿真公共代码。一旦配置完成,仿真内核就成为一个定制的Verilog设计的仿真器。Super-FinSim的仿真器可以运行 ■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□ 联系QQ:1140988741 MSN:buysoftware@hotmail.com 联系邮件: 电话tel: 18980583122 18980583122(早9点--晚6:30点) 还有更多软件请登陆好好行业软件网: 好好行业软件网 ■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□■□ Super-FinSim Verilog 编译器有一个快速和强大的能进行广泛错误检查和恢复的分析器。此外,分析器能产生标明潜在设计错误的警告信息代码,例如,交换一个越界的数组元素。 Super-FinSim Verilog 编译器支持来自Verilog-XL的一些编译器选项,包括控制库搜索功能的选项。为便于引用命令文件同样得到支持。必需事先指定希望的Super-FinSim 仿真器模式,不管是编译,解释或编译、解释的混合状态。如果不指定,Super-FinSim将会试图仿真编译模式下的整个设计,如果发现了一个许可的编译仿真器,否则,将在解释模式仿真设计。所有的编译信息储存在登记文件‘finvc.log’。 Super-FinSim仿真器使用仿真内核的波形例程接口支持实时波形显示。最近的Super-FinSim从数据I/O的工程捕捉系统(ECS)和Veribest’s Veriscope支持实时波形显示。用ECS波形显示构造仿真器,必须指定选项‘-ecs’。用Veriscope波形显示构造仿真器,必须指定选项‘-veriscope’。
|