1 显示安排
液晶控驱动时序控制器是在系统时钟、行同步时钟和帧同步时钟的控制下循环地把显示存储器中的数据送到液晶屏上,同时在的控制下完成显存数据的更新。为简化设计,液晶屏像素的每种颜色均采用1 b量化,可实现8种基本颜色,实现简单。为方便结构安排,液晶屏左上角{dy}点坐标为(0,0),右下角坐标为(233,319)。选用64 KB的SRAM作为显示存储器,每个存储单元表示液晶屏上8个相邻像素的一种颜色分量,其中红色存储在尾地址为00的单元中,绿色是01,蓝色是10。虽浪费尾地址为11的单元,寻址却十分方便。16位地址线的高8位为行地址,中间6位为列地址,低两位为颜色地址。
2 液晶驱动时序设计
AT056TN04驱动信号中最重要的接口信号分别是:帧开始脉冲STV、扫描驱动移位时钟CKV、扫描驱动输出使能控制OEV、公共电极驱动信号Vcom、数据驱动输出使能控制OEH、行扫描开始脉冲STH、数据采样和移位时钟CPH。AT056TN04显示流程如下:首先是帧开始信号STV启动一帧数据的显示,经过一段时间OEV由低到高维持tOEV后再由高到低,同时VCOM发生跳变,OEH由高到低维持tOEH后再由低到高跳变,经过tDIS1后STH由低到高跳变,维持tSTH后再由高到低跳变,从而启动{dy}行的显示。在此期间CKV由低到高维持tCKV后,由高到低。一行显示完成后,再换下一行显示,如此重复下去。一帧数据显示完后,再不断循环此过程,其时序细节如图1所示。
图中所有时间间隔均为CPH的整数倍,因此用计数器tcph对CPH计数,判断tcph的值便可产生其他控制信号,同时保证各路信号同步。各接口信号时间要求在AT056TN04的手册中已经给出,CPH是整个时序中最小的单元,其为154 ns,误差不能超过4 ns。采用13 M的,时钟周期为76.9 ns,对其进行2,得到153.8 ns的CPH时钟。AT056TN04每帧数据包含256~268行,真正的显示行数是234行,其中{zh1}的少部分行是不显示数据的。外部控制器可以在这些不显示数据的行里对显示存储器进行读写操作。本设计的每帧数据显示行数设定为260行,那么STV就是每隔260行会产生一个脉冲,用一个行计数器th,当tcpvh为260(即一行显示完)后th加1,以产生STV,STV出现后要延时tSV(3行)。每行时间设计为800个CPH,tcpvh的计数状态如图2所示。